Architektury 1

 0    33 フィッシュ    rodosus
mp3をダウンロードする 印刷 遊びます 自分をチェック
 
質問 język polski 答え język polski
Cechą jakiej architektury jest: Występowanie złożonych specjalistycznych rozkazów.
学び始める
CISC
Cechą jakiej architektury jest: Dekoder rozkazów jest skomplikowany
学び始める
CISC
Jakie kroki zawiera cykl pracy sterownika DMA?
学び始める
* Urządzenie peryferyjne sygnalizujące zamiar transmisji danych * Sterownik DMA wysyła do procesora sygnał żądania zwolnienia do magistrali * Po zakończeniu cyklu rozkazowego procesor zwalnia magistralę i wysyła sygnał potwierdzenia * Kontrolę nad magistralą przejmuje sterownik i realizuje transfer danych
Cechą jakiej architektury jest: Rozkazy mogą operować bezpośrednio na pamięci?
学び始める
CISC
Cechą jakiej architektury jest: szeroka gama trybów adresowania?
学び始める
CISC
Wymień elementy składowe komputera
学び始める
Szyna, magistrala, jednostka centralna, układ wejścia wyjścia, pamięć programu
Generacja 0
学び始める
komputery mechaniczne
Generacja 1
学び始める
lampy próżniowe
Generacja 2
学び始める
tranzystory
Generacja 3
学び始める
układy scalone
generacja 4
学び始める
bardzo duża skala integracji
generacja 5
学び始める
niewidzialne komputery, wszechobecna, przenikająca komputeryzacja
Ze względu na rodzaj liczb stosowane są:
学び始める
Sumatory dwójkowe i sumatory dziesiętne
ze względu na sposób wykonywania działań stosowane są:
学び始める
Sumatory równoległe i sumatory szeregowe
Jakie zdefiniowane formaty słowa liczbowego wykorzystujemy w systemach cyfrowych?
学び始める
Format stałoprzecinkowy i format zmiennoprzecinkowy
Stykiem pamięci wirtualnej i operacyjnej steruje
学び始める
Stykiem pamięci wirtualnej i operacyjnej steruje system przy użyciu jednostki zarządzania pamiecią
Styk warstwy kieszeni i pamieci operacyjnej jest sterowany na poziomie
学び始める
sprzętu
O umieszczeniu danych w rejestrze decyduje
学び始める
programista piszący program w języku asemblerowym lub kompilator języka wysokiego poziomu
Przemeiszczaniem danych pomiedzy lokalnym systemem plików i nośnikami wymiennymi lub zasobami sieciowymi steruje
学び始める
użytkownik
Format stałoprzecinkowy pozwala przedstawić liczbę L zapisem:
学び始める
modułowym, odwrotnym i dopełnieniowym
Cykl rozkazowy to proces polegający na:
学び始める
Zmianie adresu w liczniku rozkazów Dekodowaniu kodu operacji Pobraniu i wykonaniu rozkazu
Cykl pamieci - w każdym cuklu następuje wysłanie:
学び始める
Adresu na magistralę adresową. Danych na magistralę danych. Sygnałów sterujących na magistralę sterującą
XOR
学び始める
funkcja sumy logicznej modulo 2
AND
学び始める
funkcja iloczynu logicznego
OR
学び始める
funkcja sumy logicznej
NOT
学び始める
funkcja negacji
Cechą jakiej architektury jest: zredukowana liczba zoskazów do niezbędnego minimum?
学び始める
RISC
Cechą jakiej architektury jest: redukcja trybów adresowania?
学び始める
RISC
Cechą jakiej architektury jest: Zwiększenie liczby rejestrów, zmniejszenie liczby odwołań do pamieci?
学び始める
RISC
Cechą jakiej architektury jest: Ograniczenie komunikacji miedzy pamięcia a procesorem?
学び始める
RISC
Cechą jakiej architektury jest: typy rejestrów (np rejestry całkowite, rejestry zmiennoprzecinkowe)
学び始める
EPIC
Cechą jakiej architektury jest: predykacja (wykonanie warunkowe) niemal wszytskich instrukcji
学び始める
EPIC
Cechą jakiej architektury jest: Duża liczba rejestrów procesora, wiele operacji może być wykonywanych znacznie szybciej?
学び始める
EPIC

コメントを投稿するにはログインする必要があります。