質問 |
答え |
Cechą jakiej architektury jest: Występowanie złożonych specjalistycznych rozkazów. 学び始める
|
|
|
|
|
Cechą jakiej architektury jest: Dekoder rozkazów jest skomplikowany 学び始める
|
|
|
|
|
Jakie kroki zawiera cykl pracy sterownika DMA? 学び始める
|
|
* Urządzenie peryferyjne sygnalizujące zamiar transmisji danych * Sterownik DMA wysyła do procesora sygnał żądania zwolnienia do magistrali * Po zakończeniu cyklu rozkazowego procesor zwalnia magistralę i wysyła sygnał potwierdzenia * Kontrolę nad magistralą przejmuje sterownik i realizuje transfer danych
|
|
|
Cechą jakiej architektury jest: Rozkazy mogą operować bezpośrednio na pamięci? 学び始める
|
|
|
|
|
Cechą jakiej architektury jest: szeroka gama trybów adresowania? 学び始める
|
|
|
|
|
Wymień elementy składowe komputera 学び始める
|
|
Szyna, magistrala, jednostka centralna, układ wejścia wyjścia, pamięć programu
|
|
|
学び始める
|
|
|
|
|
学び始める
|
|
|
|
|
学び始める
|
|
|
|
|
学び始める
|
|
|
|
|
学び始める
|
|
bardzo duża skala integracji
|
|
|
学び始める
|
|
niewidzialne komputery, wszechobecna, przenikająca komputeryzacja
|
|
|
Ze względu na rodzaj liczb stosowane są: 学び始める
|
|
Sumatory dwójkowe i sumatory dziesiętne
|
|
|
ze względu na sposób wykonywania działań stosowane są: 学び始める
|
|
Sumatory równoległe i sumatory szeregowe
|
|
|
Jakie zdefiniowane formaty słowa liczbowego wykorzystujemy w systemach cyfrowych? 学び始める
|
|
Format stałoprzecinkowy i format zmiennoprzecinkowy
|
|
|
Stykiem pamięci wirtualnej i operacyjnej steruje 学び始める
|
|
Stykiem pamięci wirtualnej i operacyjnej steruje system przy użyciu jednostki zarządzania pamiecią
|
|
|
Styk warstwy kieszeni i pamieci operacyjnej jest sterowany na poziomie 学び始める
|
|
|
|
|
O umieszczeniu danych w rejestrze decyduje 学び始める
|
|
programista piszący program w języku asemblerowym lub kompilator języka wysokiego poziomu
|
|
|
Przemeiszczaniem danych pomiedzy lokalnym systemem plików i nośnikami wymiennymi lub zasobami sieciowymi steruje 学び始める
|
|
|
|
|
Format stałoprzecinkowy pozwala przedstawić liczbę L zapisem: 学び始める
|
|
modułowym, odwrotnym i dopełnieniowym
|
|
|
Cykl rozkazowy to proces polegający na: 学び始める
|
|
Zmianie adresu w liczniku rozkazów Dekodowaniu kodu operacji Pobraniu i wykonaniu rozkazu
|
|
|
Cykl pamieci - w każdym cuklu następuje wysłanie: 学び始める
|
|
Adresu na magistralę adresową. Danych na magistralę danych. Sygnałów sterujących na magistralę sterującą
|
|
|
学び始める
|
|
funkcja sumy logicznej modulo 2
|
|
|
学び始める
|
|
funkcja iloczynu logicznego
|
|
|
学び始める
|
|
|
|
|
学び始める
|
|
|
|
|
Cechą jakiej architektury jest: zredukowana liczba zoskazów do niezbędnego minimum? 学び始める
|
|
|
|
|
Cechą jakiej architektury jest: redukcja trybów adresowania? 学び始める
|
|
|
|
|
Cechą jakiej architektury jest: Zwiększenie liczby rejestrów, zmniejszenie liczby odwołań do pamieci? 学び始める
|
|
|
|
|
Cechą jakiej architektury jest: Ograniczenie komunikacji miedzy pamięcia a procesorem? 学び始める
|
|
|
|
|
Cechą jakiej architektury jest: typy rejestrów (np rejestry całkowite, rejestry zmiennoprzecinkowe) 学び始める
|
|
|
|
|
Cechą jakiej architektury jest: predykacja (wykonanie warunkowe) niemal wszytskich instrukcji 学び始める
|
|
|
|
|
Cechą jakiej architektury jest: Duża liczba rejestrów procesora, wiele operacji może być wykonywanych znacznie szybciej? 学び始める
|
|
|
|
|